FlexPRET
FlexPRET 是一个5级,细粒度多线程 RISC-V 处理器,专为混合关键性(实时嵌入式)系统而设计,并用Chisel 编写。 硬件线程调度器决定哪个硬件线程开始执行每个周期,由配置和状态寄存器控制。 每个硬件线程被分类为硬实时线程(HRTT)或软实时线程(SRTT):HRTT仅以恒定速率调度用于基于硬件的隔离和可预测性(实现独立的形式验证),以及SRTT 共享剩余周期(包括当HRTT不需要规定的周期时)以用于有效的处理器利用。 为了比较的目的,还可以生成单线程和循环多线程5级RISC-V处理器。 FlexPRET在加州大学伯克利分校作为PRET项目的一部分开发。
可结合,极端计算的细粒度多线程执行模型 DARTS优化项目。